PersonalCorpus 版 (精华区)


1. 直角走线

直角走线一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,
总的说来,直角走线并不是想象中的那么可怕。至少在GHz以下的应用中,其产生的任何
诸如电容,反射,EMI等效应在TDR测试中几乎体现不出来,高速PCB设计工程师的重点还
是应该放在布局,电源/地设计,走线设计,过孔等其他方面。当然,尽管直角走线带来
的影响不是很严重,但并不是说我们以后都可以走直角线,注意细节是每个优秀工程师必备
的基本素质,而且,随
着数字电路的飞速发展,PCB工程师处理的信号频率也会不断提高,到10GHz以上的RF设计
领域,这些小小的直角都可能成为高速问题的重点对象。

2. 差分走线

差分信号(Differential Signal)在高速电路设计中的应用越来越广泛,电路中最关键
的信号往往都要采用差分结构设计
a.抗干扰能力强  b.能有效抑制EMI  c.时序定位精确
差分走线的一般要求,那就是“等长、等距”“尽量靠近原则”

3. 蛇形线

其主要目的就是为了调节延时,满足系统时序设计要求.设计者首先要有这样的认识:蛇
形线会破坏信号质量,改变传输延时,布线时要尽量避免使用。但实际设计中,为了保
证信号有足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故意进行绕线

下面是给Layout工程师处理蛇形线时的几点建议:
1. 尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离。通

的说就是绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。
2. 减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到

和。
3. 带状线(Strip-Line)或者埋式微带线(Embedded Micro-strip)的蛇形线引起的

号传输延时小于微带走线(Micro-strip)。理论上,带状线不会因为差模串扰影响传输
速率。
4. 高速以及对时序要求较为严格的信号线,尽量不要走蛇形线,尤其不能在小范围内

蜒走线。
5. 可以经常采用任意角度的蛇形走线,如图1-8-20中的C结构,能有效的减少相互间的
耦合。
6. 高速PCB设计中,蛇形线没有所谓滤波或抗干扰的能力,只可能降低信号质量,所以
只作时序匹配之用而无其它目的。
7. 有时可以考虑螺旋走线的方式进行绕线,仿真表明,其效果要优于正常的蛇形走线






;
[百宝箱] [返回首页] [上级目录] [根目录] [返回顶部] [刷新] [返回]
Powered by KBS BBS 2.0 (http://dev.kcn.cn)
页面执行时间:3.280毫秒