发信人: arclight (不行了,要戒网了!), 信区: CRC
标  题: 高速实时数字信号处理技术探析(四)
发信站: 紫 丁 香 (Wed Jul 21 09:24:59 1999), 转信




----采用EDA的PCB工具的设计流程是:


以TopDown方式建元件库、绘制系统原理图建几何封装库及元件与封

装映射关系,准备PCB版图设计数据,生成网络表拓扑规则设置、阻

抗计算、规则驱动的布局布线信号分析:TLC传输线分析、XTK串扰

分析验证高速器件的板极时延、按电气要求驱动的布线调整、基于

IBIS模型的信号完整性分析生成Gerber格式光绘数据文件、送制板

厂家加工。

----(2)EPLD/FPGA/ASIC设计


----EPLD/FPGA/ASIC设计可以采用单一芯片实现整个数字信号处理系

统,即“片上系统”;其中EPLD/FPGA又有可多次编程,反复擦写的功

能,因此在样机阶段有独到的优势。其大致的设计流程是:


设计输入:原理图、硬件描述语言(VHDL、Verilog等)、

状态机、布尔函数等;一般应采用层次化设计


逻辑综合,产生网表文件XNF或EDIF


功能仿真


逻辑分割及映射


布局、布线


延时信息反标、时序仿真


产生配置文件

----总之,EDA的PCB技术追求的是在系统设计阶段排除一切可能导致系

统失效的因素,从而保证整个系统设计生产调试一次通过成功(First 

PassSuccess)。而其中的EPLD/FPGA/ASIC设计又有减小系统体积、功耗,

在单片上集成整个系统的可能,因此是高速实时数字信号处理系统设计的

重要保证。




--
※ 修改:.arclight 于 Jul 21 09:42:03 修改本文.[FROM: sys03.hit.edu.cn]
※ 来源:.紫 丁 香 bbs.hit.edu.cn.[FROM: sys03.hit.edu.cn]
[百宝箱] [返回首页] [上级目录] [根目录] [返回顶部] [刷新] [返回]
Powered by KBS BBS 2.0 (http://dev.kcn.cn)
页面执行时间:2.851毫秒