发信人: bobby (五系一家亲), 信区: ECE
标 题: 电路设计的时候在电源周围加不同容值的电容的解释
发信站: 哈工大紫丁香 (2002年04月04日12:51:02 星期四), 站内信件
发信人: largedragon (青蛙), 信区: Circuit
标 题: Re: 电路设计的时候在电源周围加不同容值的电容的解释
发信站: BBS 水木清华站 (Thu Apr 4 09:10:43 2002)
很简单,因为电容器不但有电容,还有引线电感。所以总的来说有一个谐振频率,在
这个频率上阻抗最小,大的电容引线和极板的串联电感也比较大,因此谐振频率低,对
高频的阻抗较高,因此还要并联小电容来降低对高频的阻抗。
总的来说就是你用的电容不是理想电容。
【 在 feiy (how?闷声发大财*口语是关键) 的大作中提到: 】
: 一个很简单的常识是电容可用来滤波,
: 而且容值大的电容滤低频,容值小的电容滤高频。
: 因此可是在许多直流电源的周围常常会看到会并列
: 地放着0.1uF,1uF,10uF,10uF,10uF等等不同容值的
: 电容,一种想当然的解释是“其中的小电容让高频
: 信号给过滤掉了,大电容把低频信号给过滤掉了”。
: 可是两个电容并联的结果是两者容值相加,最终的
: 结果是比大电容略大一些的电容,又怎么来滤高频
: 信号呢?
: 那位大侠能够给一个合理的解释? 谢谢
--
--
※ 来源:·哈工大紫丁香 bbs.hit.edu.cn·[FROM: CGzong.hit.edu.cn]
Powered by KBS BBS 2.0 (http://dev.kcn.cn)
页面执行时间:4.054毫秒