发信人: champaign (原野), 信区: ECE
标  题: DSP的接口方案(5)
发信站: 哈工大紫丁香 (Sat Oct 30 10:30:18 1999), 转信

发信人: Webber (剧院魅影), 信区: DSP
标  题: DSP的接口方案(5)
发信站: 饮水思源站 (Mon Jun  7 19:19:37 1999) , 站内信件

多转换器的接口
在许多应用中,对于给定的现代DSP引擎可用的处理能力,设计可能涉及
到多个转换器接口而不是一个简单的转换器。你的任务是在不增加大量
用来支持的附着逻辑电路的前提下包含进额外的转换器。

这对移动的,嵌入式系统中特别有影响因为额外的逻辑电路支持增加功率
消耗,电路板尺寸和成本花费。

使用并行接口的转换器能够将它们的数据总线引脚连接到DSP的数据总线
,从地址解码逻辑中要求一根额外的选线。典型的,转换开始脉冲能够
被连接到所有转换器的CONVST\引脚。许多现代DSP在内存单元之间提供
直接内存访问(DMA)通道。假定转换器被解码至内存空间,则可能使用
当完成时产生一个中断的DMA方式,不经过计算机干涉来读/写它们。

如果转换器使用串行接口,则有两个选择:硬件复用或软件控制的级连。
大部分DSP提供一个或两个SPORT口。其中的一个可能需要同主机或监督
处理器进行接口;对每个转换器连接指定一个独立的SPORT接口,如果不
是不切实际的,也是不可能的。提供一个将一系列的串行器件连接到DSP
的一个SPORT口的方法是解决的办法。不同的转换器制造商以不同的方式
来达到这一目的。你的选择不外乎一个时分复用方案(TDM),其中每个
器件在一个特定的时间片中对SPORT有效;或一个软件控制的级连方案,
所有器件以菊花链的形式连接在一起且数据的传送是通过跟随一个锁存
信号或串行协议来沿着链移动数据而完成的。


随着更多的设计正在使用DSP进行开发,一个常见的需求是ADC或DAC的
接口,或者可能就是同时使用两者的混合产品,用来连续信号的模拟域
和处理器中的离散化的表示之间的转换
--
       禁行受,不上网,汝今能持否?

※ 来源:·饮水思源站 bbs.sjtu.edu.cn·[FROM: 202.120.8.158]

--
☆ 来源:.哈工大紫丁香 bbs.hit.edu.cn.[FROM: champaign.bbs@bbs.sj]
[百宝箱] [返回首页] [上级目录] [根目录] [返回顶部] [刷新] [返回]
Powered by KBS BBS 2.0 (http://dev.kcn.cn)
页面执行时间:1.855毫秒