Microwave 版 (精华区)
发信人: dashou (大兽), 信区: Microwave
标 题: 高速数字电路的信号完整性工程
发信站: 哈工大紫丁香 (Tue Nov 2 08:34:30 2004), 转信
高速数字电路系统中的信号完整性工程
译自1997 high-performance system Design Conference
原著作者Donald Telian
摘
要:与一门成熟的学科不同,信号完整性工程的方法和实践还都没有很好的定义。
但勿庸置
疑,保证电气性能的完整是高速数字电路设计的又一难题。本文针对硬件设计流程
总结出信
号完整性工程师应该表现出的七方面作用,阐述了如何正确应用信号完整性的理论
、工具和
方法去建立新规
则,解决生产中的问题。本文从成功实践中总结了一些规则和技巧以飧读者。
作者简介:Donald Telian 是Cadence Design-systems’ Spectrum Scrvices的首
席顾问,
主要任务在于解决Cadence世界各地的用户中在高速电路设计中遇到的难题。
正 文:
本文将阐述信号完整性工程如何成为当今高速电路设计系统中的重要组成部分。我
们首先定
义“高速”为25MHZ以上的数字信号,而且不是IC内部的数字信号。
本文简要讨论在过去10-15年中系统设计的变化,目的是说明:这些变化导致了一
种新的工
程师的产生:信号完整性工程师。
本文将说明:在硬件设计的整个流程中,信号完整性工程师的参与都是必要的,本
文将参与
过程总结“信号完整性工程师的7方面作用。”
(1) 数字系统设计有三个初始的方面:机械的(Mechanical),逻辑的(Logical)和电
气的(El
ectrical),当机械和逻辑方面的内容在不断变化时,电气部分也在进行着有趣的改
变。
电气设计的改变源于电路开关速度的提高。在低速系统中,如工作在1MHz时钟下,
信号在周
期的95%的时间内是保持不变的,因此电气参数大多描述静态,如V_in,
L_ol等。而今在66M系统中的信号用周期的1/3来翻转。这些信号常常还未到一个“
静止”状
态,便被要求翻转。因此新的数据形式象IBIS模型、规迹(RAIL)文件等,和鲁棒(r
obust)而
复杂的仿真工具便出现了,用来描述这些电气表现。
然而,虽然这些技术是奏效的,它们在工业界的应用和判决标准还未达到统一的,
一位信号
完整性工程小组的组长如是说:工程倾向于完善定义的稳定的任务和处理方式,而
现在信号
完整性工程的实践者却在用不充足的数据、不稳定的处理方法以期产生可接受的结
果。
(5) 因此我们要问,什么时候才能做到有充分的数据,良好的工具和正确的处理方
法,来保
证信号完整性呢?现在很难回答这个问题。不过我们可从保证设计机械完整性和逻
辑完整性
上的发展中得到些启示。
早期PCB设计完全靠手工测量器件之间、走线之间距离的错误,用高亮方式标记,然
后人工
修改。后来,手工测量消失了,软件具备了自动测量间距的功能,并自动标注错误
。这就做
到了机械完整性。逻辑完整性也走了相似的过程,在PCB和IC设计中都是如此。
虽然电气完整性还未达到这一步。但可肯定,未来几年中,信号完整性将成为一个
明确的任
务。现在有一批专家级人物正工作在这个领域,成为最早的信号完整性工程师。
(6) 介绍:信号完整性工程师
在工业界信号完整性工程师的作用在不断增加,总得来说:这种工程师不断将数据
通过仿真
工具转换为可实现的设计。他的工作是在设计过程和数据类型还未成熟的时候,找
到工艺(c
raft)方案。
(7) 本文将信号完整性工程师的作用总结成7条,它们是:
1) pioneering and defining 2) Partitioning和Approximating
研究 定义 分类 总结
3) Modeling and Measuring 4) Designing and optimizing
建模 测量 设计 优化
5) Quantifying and verifying 6) Reducing and simplifying
量化 验证 减少 简化
7) Correlating and Debugging 联系和调试
这7条分别偏重于硬件设计流程的不同方面。
(8) 硬件设计流程
Define new project定义→explore option研讨→Design schematic设计→imple
ment lay
out/fab实现→Verify proto验证
在将“7个作用”映射到硬件设计流程之前,我们先看看硬件设计流程有哪些部分。
一个产
品首先要明确定义它的功能是什么。往下便是分析用到的技术和不同的实现方式。
在设计阶
段,各种选择经过认真组织和分析,使产品达到可物理实现的阶段。一旦产品定型
并经过验
证,它便可以生
产了。
(9)
一个有效的信号完整性工程必须贯穿整个设计流程,不仅在保证设计功能实现(imp
lement)
时起作用,在产品定义(define)阶段,它同样起作用。例如:PCI卡上必须有宽带数
据交换
能力。这便是信号完整性工程师的功劳,他们的研究性工作将商用总线信令的速率
从8MHZ提
到33(后66)MHZ。
(10)
继续看PCI那个例子。如果不能深入了解可靠的信号翻转所需的条件,开发者将在调
试阶段
用掉更多的时间。甚至,PCI卡根本不能正常工作。
因此必须指出:信号完整性工程师应该努力将他的技术用到产品设计前期,提高产
品可靠性
,使高速产品能早日推向市场!
现在遇到的阻力是,很多人依然认为信号完整性的工作是经验性的分析工作,实际
上用调试
的方法来完善硬件设计是解决问题的下下之策,调试就必须加探针,在当今器件密
度越来越
大的情况下变得日益困难,使这种经验性的分析越发冗长和令人生厌。
(11) 但是我们必须指出“研究(Pioneering)”的机会通常较少。当一项技术需要从
研究到
验证七类工作时,你必须有与其他人、其他组织或甚至公司更好的合作能力,才能
在硬件设
计流程较前的阶段中得到一些机会。
例如:一般调试PCB上一个噪声问题用不着与很多人合作,这种机会也是很普遍的,
可是,
研究却需要不同组织之间精诚合作才能实现一点儿新的思想。
(12) 在深入讨论7条作用之前,先看看对信号完整性工程师的作用的诠释
1) 信号完整性工程师的工作是给项目组的工作增添价值(add value)。就象一名交
通警察,
他的工作就是使众人缓行,避免事故。
2) 信号完整性工程师必须能清楚地沟通,他应能用全面的技术通过生动的3维模型
表达自己
工作的价值。很多工程师在演讲中却仅仅让听众迷惑,这是要坚决避免的。
3) 仅有工具不能解决问题,一个有工具的傻瓜仍是傻瓜,仿真运行了不等于工作完
成了。
你要清楚:what it means!只有给仿真结果以合理的解释,才算实现了仿真的价值
,仿真
是手段而不是结果。
一个资深信号完整性工程师这样说道:我曾与一伙被称为信号完整性领域中专家级
的人物共
事,其中有几个家伙拘泥细节,结果收获甚微。这些“科学家”什么都要研究一番
,细致到
仿真的第n级精度,却总不能及时得到答案。
4) 在任何情况下,有数据总比没有强。当没有恰当模型时,数据太多会束缚手脚,
必要时
做几个假设来推进研究。
5) 及时行动。当你看到了工作不正常的情况马上处理它,事后再说:我早说过,反
而说明
你没有及时解决问题的能力。
(13)
为深入解释这7条作用,我们先从第七条“调试”看起,因为大多数工程师就是以调
试中认
识信号完整性工程的。很不幸的是,一些设计公司毫无远见,至今没在设计前期开
展足够的
分析工作,有可能是他们并不懂高速电路的一些附加效应,或者他们虽然有所感悟
但没有更
好的办法解决问
题。
虽然调试可以积累有价值的经验,但一些常见的问题却没有足够的仪器和技术来调
试。对许
多噪声毛刺需要2GHZ带宽示波器,要仔细安置探针才能观察得到。一位项目经理讲
到:调试
时,工程师必须对测量系统、控针位置等倍加关注。一点微小的失误便会得到错误
的结论。
现在,虽然好仪器可能得到,人们却害怕了示波器。人们会选择逻辑分析仪而扔掉
示波器。
一个好办法是主动发现问题。做一个测试计划,分析关键而危险的信号,将探针对
信号做个
短暂接触,仅仅检查前面14个周期波形。
还有一个办法是在板级仿真器中建一个虚拟的PCB,设好仿真环境,用仿真解决实验
室遇到
的问题。
(14) 仿真器的仿真波形是实际测试很好的参考。现在,大多数商用仿真器都有足够
准确度
。仿真结果与实测的不一致往往源于模型太差,这时必须用准确测试来修正模型。
IBIS模型的修正方式最简单的。一但模型得到修正,它将在下一次设计中解决问题
。
(15)
我们凭这幅图可以尽快找到问题原因,信号的不完整有四种表现形式:
地反弹、串扰、单调性和振荡。所有这些失败模式都导致信号采样或时序上的错误
。
首先,我们必须抓住问题波形,这个问题常常并不复杂,用逻辑分析仪就能奏效,
如果用示
波器的话,必须在不同条件下观察波形以决定失败模式是否依赖数据变化。
其次比较困难的是决定引起问题的数据与一个集成电路关系的大小,以此可区分开
是PCB上
的串扰还是IC内部串挠。还有IC中共用同一电源管脚的总线在一起反转时,在地管
脚上因电
流过大先造成地管脚电位升高,称为地反弹。
单一传输线问题较简单,对失败波形要反复观察。这些失败波形包括波形边缘不单
调、波形
振荡等,它们会引起数据判别错误。
(16) 减少和简化(reducing and eionplifying)这个作用的含义一目了然。即是通
过分析减
少PCB层数,去掉不必要的器件,简化终端匹配的器件。
在要设有仿真的时候,很多工程师凭借一些经验规则,往往在设计中加了很多不必
要的器件
,许多时候分析表明许多的终端匹配其实是不必要的。
减少器件在物料和生产中将节省大量金钱。
(17) 量化和验证(Quantifying and verifying)
这个作用体现于硬件设计流程中的实现(implementation)环节,主要是在PCB设计上
。如果
一个设计的简化工作做得好,那么验证将很容易。
验证主要依靠仿真工具。用仿真的方式验证PCB上走线是否合理。许多软件将PCB设
计和仿真
结合一起,为仿真结果反馈设计提供了方便。
在信号不完整的四种表现中,串挠必须在PCB layout后才能仿真,而反射则不一定
,布线之
前可以预定义一些电气约束规则,以此来驱动自动布线器或约束手工走线。
验证一条走线能否工作要看它的参数,如时间参数、波形边沿单调性和过冲等,对
于33MHZ
以上的工业产品,PCB走线要为信号留出足够的时间余裕。
(18) 当今的高速数字电路中,PCB走线对信号的延迟已占了信号周期的相当部分,
典型值是
1/3。
上图给出一个同步PCB上信号图,有三个部分周期图、原理图和电气表现图,一个周
期包括
从驱动器输出的时间,PCB上传输时间、接收端建立时间,还有一个由于CLK到达驱
动器和接
收器时间不同而产生的时钟偏差(CLK slew)
电气图显示传输信号与时钟的时间差,图上标出了几个特征点,并以此得到out、
prop、 s
etup等时间参数,“out”的定义是对特定负载(这里是OPF),驱动器输出达到某一
电压时与
时钟边沿的时间差。
参数t_prop指驱动器发出信号到接收端得到稳定的信号。许多仿真器都能给出正确
的结果。
建立时间和时钟偏差占了周期的剩余部分。
信号完整性工程师在这一阶段的任务是:定量分析信号周期被PCB占用部分。
(19) 设计和优化(Designing and optimizing)
这个作用体现于硬件设计流程的设计阶段。信号完整性工程师与项目组密切合作,
提供有效
建议,保证设计的高速部分在物理实现中能正常工作。
PCB布线前就应该研究关键网络,针对这些网络,根据系统环境,研究PCB的走线方
式。如果
一时不能确定,那就要与项目组其他人讨论,以尽量找到办法。设计阶段缺乏讨论
交流往往
导致系统性能下降甚至失败。
另一方面我们可以选择I/O buffers来满足物理的拓扑结构。设计者在选取驱动器时
往往不
能考虑到PCB的实际情况。如为了满足IC的要求会选取一个足够强的缓冲,实际中却
因引入
了太多噪声而破坏了系统时序。
优化IC的管脚可以缩短网络长度,对信号完整和减少PCB层次都有帮助,优化还包括
考虑电
源地的数量和分布。
必须注意,一项设计不仅是PCB上如何走线,它是一个逻辑的、机械的和电气的元素
的有机
整体,项目组的每个人都要有“系统的概念”。
(20)
上图演示了得到PCB拓朴结构的详细过程,一个成功的信号完整性工程师应该知道怎
样在大
的系统设计中遵循这个过程前进。
工作的关键是利用已用的数据修正系统设计规则。(上图中间框内所示)一般来说,
从系统的
方面来调整设计是最容易的。
上图中关键的一步是“Route Topology”,走线的结构合理能有效减少信号不完整
方面的问
题,保证又快又好地布线。工程师应在这方面尽较大努力。
产品设计必须考虑I/O buffer、IC时序、系统时序、IC管脚、最终原理设计和实际
板材(flo
orplan)各方面因素对一个有机体的影响,如果到产品实现(implementation)阶段才
决定走
线方式,那就失去了优化大系统环境的机会,而得不到功能优良的产品。
(21) 现在看个例子:如何针对一个固定的走线结构,优化缓冲器(buffer)
因为结构限制,网络上IC的方向导致了一组总线布成Y形,引起特征阻抗不连续。如
果加终
端匹配或改变网络结构可能代价很高。现在看一下优化缓冲器的效果。
(22) 含有这组地址总线的ASIC本身有九种不同的缓冲器可选
首先我们先算出每条线上的信号延迟时间
九种缓冲器要求设置(settle)延迟从6ns到2ns。而缓冲器的饱和电流是从30mA到25
0mA,在
一般ASIC终端中这意味着2mA到24mA的驱动能力。
(23) 现在选择缓冲器
如果系统时序允许8ns信号延迟,1号buffer是首先目标。可是实际上8ns在高速电路
中是很
少见的。
首先,观察图的左半部分。在这边,驱动能力的提高大大减小了缓冲器设置(settl
e)时间。
缓冲器上网络的性能与缓冲器驱动能力很有关系,我们称这一区域为“buffer bou
nd”。
相反,右半区称为“interconnect bounce”。缓冲器增强驱动能力并不能明显减小
设置时
间,但驱动能力强却能在传输线上得到较好效果。
现在,可见有五六种缓冲器可选。较弱的缓冲器对时间要求高,而强缓冲器又需要
较多的给
空间,并引入更多噪声。所均衡考虑取中间的缓冲器。
这个例子简单演示了信号完整性工程师在设计阶段可为其他设计者提供什么有价值
的帮助。
(24) 测量和建模Measuring and Modeling
信号完整性分析中最困难的一步便是模型。一位经理认为具备有效精确的IBIS模型
是成功进
行信号完整性分析的第一要素。
在设计仿真之前,就必须有一个充分的模型库。这个任务是很难完成但必须完成。
有几种办法可得到模型。以网上下载或者仿真软件中也带了一些。越来越多的器件
商开始提
供这类模型,还有部分第三方模型供应商逐渐产生了。
可是如果你的设计中选了新器件,它的模型就不容易得到了,你有时就必须自己建
模。
当今的信号完整性工程师必须能熟练地建模。有时SPICE模型能转换成IBIS模型。有
时就必
须自己动手实测,条件好的话,最好用高精度的曲线跟踪仪器和示波器。条件不允
许时较简
单的仪器和测量方式也能奏效。
不管什么情况,都要尽力解决问题。争取用先进的工程方法、经验去得到最精确的
数据,不
要让项目停下来,说:我没有模型。
(25) 数字IC的驱动器一般是从电源电压(逻辑“1”)翻转到地电压(逻辑“0”)。输
出晶体
管有着非线性的内阻,在CMOS工艺中,输出管中含有寄生二极管对信号翻转有影响
。最常见
的是IC驱动器还要经过某种封装才能与PCB相连接。
(26) 当今的测试设备能精确测出这些器件的驱动特性。示波器便示测出器件驱动器
的上下
拉特性和嵌完特性,TDR(时域反射)系统能测出器件封装的寄生参数,这些数据足
以建立I
BIS模型。
(27) 分类和总结partition and Approximating
在硬件设计流程的研究(explore)阶段,信号完整性工程师需要有“分类和总结”能
力。有
时候虽然没有信号完整性工程师工作也能正常进行,但你必须考虑即将进行的设计
中要的传
输线结构和工作频率。
明确系统对带宽的要求。许多工程师迷恋于超出需求的宽带能力,这个阶段中,工
程师又是
要乐观的,在宣称“不可能”之前要仔细考虑,当你不确定时,做一些仿真工作,
根据假设
产生一些原始数据。
及时地将成果用于项目设计,不要太拘泥于细节拖延了时间。如果项目组其他人不
理解你的
话,你应给与充分说明,工程师应该热爱他的团队。
(28) Pioneering and Defining探索和定义
探索的大门永远是敞开的。永远有问题等待解决,提出新思想,仿真,实现,比较
,最好的
思想总是惊人的简单,从自然现象中提出来,揭示新的事物。
但就如已提到的那样,你必须与实际工作者充分合作。许多好思想深入不下去,就
是因为提
出者没能与他人很好的合作。
高速数字电路设计领域仍旧缺少很多建设性的工作。如果你有了好的想法,继续研
究下去,
你可能发现你的答案正准备应用于整个工业界。
(29) PCI总线设计例子:
信号完整性工程师在定义PCI总线的工作中起了很好的作用。1991年底,设计一种高
用的由I
C直接驱动的总线的要求提出来了,新总线要能连接更多驱动器,速率比已有的高4
倍。
通过许多前沿研究,我们能建立一种明确定义的仿真环境用于制造之前的仿真。系
统仿真环
境得到认可,PCI总线也因此得到优化。对驱动器的描述成为一种模型规范。反射波
(Reflec
ted_wave)翻转(switching)成为一种解决自然现象的方法,实现了接插件(interco
nnect)直
接由低功耗ASIC
驱动的要求。
如图所示,如何利用系统条件(阻抗)和IC的特征曲线(V/I曲线)去定义可靠的操作。
这个过程
可为任何接口定义一个设计空间。有了关键参数,IC设计的灵活性便确定了。
(实际上,PCI总线用另外的方法限定最大特性(Maximum characteristics),而不是
过冲。
(30) 本文我们讨论了如何在当今高速数字电路中应用信号完整性工程
为保证信号完整,要求工程师认真分析数字设计的动态操作。这方面的工作还进行
得很不够
。信号完整性工程师的出现承担了这部分工作,他们应成为设计团队中的一部分,
在整个硬
件设计每一阶段中,信号完整性工程师体现了不同的作用,做出了贡献。如果信号
完整性的
工作效果良好,
我们可大大提高产品性能,缩短上市时间,取得很好的经济效益。
--
※ 来源:·哈工大紫丁香 bbs.hit.edu.cn·[FROM: 202.118.250.203]
Powered by KBS BBS 2.0 (http://dev.kcn.cn)
页面执行时间:211.082毫秒