发信人: whynot (父亲那双破草鞋), 信区: cnElectric
标  题: Re: fpga节省资源设计的一个例子(vhdl)
发信站: 哈工大紫丁香 (Thu Dec 23 13:28:06 1999), 转信

发信人: gyw (::-)), 信区: Circuit       
发信站: BBS 水木清华站 (Mon Dec  6 21:23:52 1999)

sorry,
我用的是flex10K.
EPEX我没用过。
这可能确实是跟器件的结构有关。

【 在 wavelets (wavelet) 的大作中提到: 】
: 我又试了一下,发现和器件有关。
: 我用的是EPEX,同样的逻辑在MAP进
: 片子时便有了不同。
: 你可以是一是。


--

--
☆ 来源:.哈工大紫丁香 bbs.hit.edu.cn.[FROM: ningx.bbs@smth.org]
[百宝箱] [返回首页] [上级目录] [根目录] [返回顶部] [刷新] [返回]
Powered by KBS BBS 2.0 (http://dev.kcn.cn)
页面执行时间:2.411毫秒