发信人: whynot (父亲那双破草鞋), 信区: cnElectric
标  题: Re: ACtiveVHDL3.5crack的问题
发信站: 哈工大紫丁香 (Mon Nov 29 12:30:16 1999), 转信

发信人: codec (faye), 信区: Circuit       
发信站: BBS 水木清华站 (Sun Nov 21 14:59:15 1999)

【 在 netvolcano (volcano) 的大作中提到: 】
:   我的active3.5在进行verilog仿真时,他会出错,是不是license有错,请教各位大虾
active3.5的verilog编译和仿真有时会出错,我也遇到过,建议换另外的verilog工具,
modelsim就挺不错的。

--

--
☆ 来源:.哈工大紫丁香 bbs.hit.edu.cn.[FROM: notwhy.bbs@bbs.net.t]
[百宝箱] [返回首页] [上级目录] [根目录] [返回顶部] [刷新] [返回]
Powered by KBS BBS 2.0 (http://dev.kcn.cn)
页面执行时间:2.088毫秒